北京大学团队国际首创存算一体排序架构

责任编辑:王鹤迦 2025.07.02 16:57 来源:通信世界网

通信世界网消息(CWW)日前,由北京大学集成电路学院教授杨玉超、人工智能研究院研究员陶耀宇牵头组成的团队发布了一项重要研究成果,突破了传统的冯·诺依曼架构,在国际上首次实现了基于存算一体技术的高效排序硬件架构,解决了传统计算架构面对复杂非线性排序问题时计算效率低下的问题。该成果已在国际顶级学术期刊《自然∙电子》上正式发表。

具体来看,该成果的主要技术核心在于提出了兼容现有存内矩阵计算的排序架构设计,实现了3.3至7.7倍的速度提升;采用了先进的忆阻器件,在能效方面实现了6.23倍至183.5倍的提升,显著降低了系统运行成本;支持多数据精度与多通道并行策略,打破了传统排序模式下“精度固定”“难以并行”的限制;设计实现了从器件到架构全链条自主可控的国产化解决方案。

陶耀宇表示,目前,国际上尚未有公开成果实现了高效的存算一体排序系统。本项目的研究不仅在理论方法上具有开创性,在工程实现上也极具挑战,标志着存算一体从结构化加速走向通用计算平台的重要突破。


通信世界网版权及免责声明:
1、凡本网注明“来源:通信世界全媒体”及标有原创的所有作品,版权均属于通信世界网。未经允许禁止转载、摘编及镜像,违者必究。对于经过授权可以转载我方内容的单位,也必须保持转载文章、图像、音视频的完整性,并完整标注作者信息和本站来源。
2、凡本网注明“来源:XXX(非通信世界网)”的作品,均转载自其它媒体,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。
3、如因作品内容、版权和其它问题需要同本网联系的,请在相关作品刊发之日起30日内进行。
发表评论请先登录
...
热点文章
    暂无内容