中国联通联合大普通信共同开发高精度时频同步芯片取得成功

责任编辑:王禹蓉 2021.09.29 10:05 来源:中国联通研究院

2021年8月,中国联通研究院联合广东大普通信共同开发研制的高精度1588时频同步芯片取得阶段性成果。经过长达半年的试制,联通研究院和大普通信在时频芯片的设计、制作和测试上协同共进,并且经过测试,各项主要指标均达到国际先进水平。本次合作旨在实现时频同步芯片的国有化,打破国外对于高精度时间定位核心器件的垄断,为5G和工业互联网等网络提供了可靠的、低误差的时间基准精度。

1632881132074070209.png

时钟频率同步和时间同步技术是现代通信的关键技术,包括卫星授时技术、高稳时钟源技术、锁相环技术、时钟同步算法及IEEE1588同步技术等,其产品形式主要有原子钟、高稳晶振、锁相环芯片、IEEE1588时钟芯片以及时钟设备等。其相关产品研发投入大,测试周期长,需要长时间的技术积累。联通研究院和大普本次设计投片的这款时频同步关键芯片,将时钟同步系统中的处理器、锁相环、时钟缓冲器全部集成,运行时钟协议、同步算法、管理等软件,形成一颗SOC时钟芯片,提高集成度,简化通信时钟系统的设计。

同时,联通研究院提出的该芯片应能够同时支持《中国联通同步网网络技术体制》企业标准和ITU-T G.8275.1国际标准中所述功能也被融合到该芯片的功能选项中。在对芯片支持的标准功能测试过程中,基于最优频率支撑的同步状态传递机制、PTP A-BMCA算法、PTP数据集参数等重要功能项均较好的通过了测试验证。测试结果充分表明该集成SOC时钟芯片的性能优越性,已达国际先进水平。

该时频芯片将为中国联通时间同步和时钟同步网络后续建设带来更多样化的选择。5月下旬到6月上旬,联通研究院联合联通北京分公司、联通河北分公司和上海交大进行的“北京-雄安高精度地基授时项目”实验中,取得了超375km现网光纤链路长度下的时间误差小于300ps的成果。在后续的高精度地基时频传递网络试验和建设中,期望将该芯片应用于地基授时设备,进行现网环境下的验证与调试。同时,在国家实施核心尖端高科技芯片和设备“自主可控”的政策导向下,各基站设备商的5G基站设备亦可加装该国产芯片进行测试、验证并在运营商网络中试商用,提高国产化率,打破国外垄断。

通信世界网版权及免责声明:
1、凡本网注明“来源:通信世界全媒体”及标有原创的所有作品,版权均属于通信世界网。未经允许禁止转载、摘编及镜像,违者必究。对于经过授权可以转载我方内容的单位,也必须保持转载文章、图像、音视频的完整性,并完整标注作者信息和本站来源。
2、凡本网注明“来源:XXX(非通信世界网)”的作品,均转载自其它媒体,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。
3、如因作品内容、版权和其它问题需要同本网联系的,请在相关作品刊发之日起30日内进行。
发表评论请先登录
...
CWW视点
暂无内容
...
CWW专访
暂无内容
...
产业
    暂无内容